Contexte :
Vous contribuez à la vérification de solutions hardware de pointe dans le domaine des semi-conducteurs, en particulier les IP Network-on-Chip (NoC) hautement paramétrables de l'entreprise.
Vous participez à la définition, l’implémentation et l’exécution de stratégies de vérification robustes, garantissant la qualité, la fiabilité et les performances des IP matérielles.
Missions principales : - Définir, documenter, développer et exécuter des environnements de vérification RTL et des plans de tests/couverture pour des IP hautement paramétrables
- Développer des bancs de test et des infrastructures de vérification en Python et C++, compatibles avec les principaux simulateurs RTL (Cadence, Synopsys, etc.)
- Implémenter et maintenir les composants de vérification tels que BFMs, moniteurs et checkers
- Maintenir et améliorer les flux de vérification existants, les métriques de couverture et le niveau d’automatisation
- Collaborer étroitement avec les équipes de conception RTL et d’architecture afin d’identifier et de résoudre les problématiques de vérification